大学校案内

トップ > 大学校案内 > 教員紹介 > 堀田 忠義

教員紹介

堀田 忠義Horita Tadayoshi

教授

【教授】基盤ものづくり系/情報処理ユニット

学位 博士(工学) 岩手大学,2000
修士(工学) 山口大学,1995
学歴 岩手大学に論文提出により博士(工学)の学位を取得,2000
山口大学大学院工学研究科博士前期課程修了,1995
山口大学工学部電子工学科卒業,1993
メールアドレス horita[$]uitec.ac.jp
専門分野 情報工学
ユニット研究と教員研究の関連性
本ユニットで推進する計算機応用技術分野の研究のうち、特にGPGPUやディープラーニングを利用した研究,および動機付けを考慮した教材開発部分を担当
私の教育方針
レスポンスアナライザー(リモコンスイッチのようなもの)と、それにリンクしたパワーポイント教材を使用するなどして、教員と受講学生間で出来る限りの双方向な授業展開を目指しております。
主な研究実績等
1)主要論文
  1. 学術論文等
    堀田忠義, 秋葉将和, 菅野恒雄,動機付けを考慮したLinuxデバイスドライバ教育用教材,技能科学研究, Vol.34, No.1, pp.141-148, 2018

    秋葉将和, 堀田忠義, 寺内美奈, 菅野恒雄,教育向けμITRON仕様準拠OSの8ビットPICへの設計・実装と授業実践,工学教育(日本工学教育協会), Vol.65, No.3, pp.66-72, 2017

    I. Takanami, T. Horita, M. Akiba, M. Terauchi and T. Kanno,A built-in self-repair circuit for restructuring mesh-connected processor arrays by direct spare replacement,Trans. on Computational Science, XXVII, LNCS 9570, pp.97-119, Springer, 2016

    T. Horita and I. Takanami and M. Akiba and M. Terauchi and T. Kanno,An FPGA-based multiple-weight-and-neuron-fault tolerant digital multilayer perceptron (full version), Trans. on Computational Science XXV, LNCS 9030, pp.148-171, Springer, Apr 2015

    T. Horita and I. Takanami and K. Nishimura, Multilayer perceptrons which are tolerant to multiple faults and learnings to realize them, Trans. on Computational Science XXII, LNCS 8360, pp.42-63, Springer, Feb 2014

    T. Horita and M. Akiba and M. Terauchi and T. Kanno,A consideration of the achievement of productive level parallel programming skills, World Academy of Science, Engineering and Technology,International Science Index 82, 7(10), pp.419-422, Nov 2013

    T. Horita and I. Takanami,An FPGA-based multiple-weight-and-neuron-fault tolerant digital multilayer perceptron, Neurocomputing,Vol.99, pp.570-574, Elsevier, Jan 2013

    T. Horita and I. Takanami, An FPGA-based fault-tolerant 2D systolic array for matrix multiplications, Trans. on Computational Science XIII, LNCS 6750, pp.108-124, Springer, Aug 2011

    T. Horita and K. Kitano and K. Teramoto, A computer cluster for tests of parallel environments including operating systems,Advances in Computer Science and Engineering, Vol.4, No.2, pp.135-144,
    Pushpa Publishing House, May, 2010

    T. Horita and T. Yamashita and I. Takanami, A reliability analysis for various fault-tolerant 2D processor arrays using 1.5-track switches, Advances in Computer Science and Engineering, Vol.2, No.3, pp.243-266, Pushpa Publishing House, Nov, 2008

    T. Horita and I. Takanami, The total system reliabilities for fault-tolerant self-reconfigurable array systems, Advances in Computer Science and Engineering, Vol.2, No.2, pp.165-187, Pushpa Publishing House, Jul 2008

    T. Horita and I. Takanami and M. Mori, Learning algorithms which make multilayer neural networks multiple-weight-and-neuron-fault tolerant, IEICE Trans. Inf. & Syst., Vol.E91-D, No.4, pp.1168--1175, Apr 2008

    T. Horita and Y. Katou and I. Takanami, An analysis for fault-tolerant 3D processor arrays using 1.5-track switches, IEICE Trans. Fundamentals, Vol.E91-A, No.2, pp.623-632, Feb 2008
  2. 本校論文
    T.Horita and I. Takanami, The Total System Reliabilities for Fault-Tolerant Self-Reconfigurable Array Systems, 職業能力開発総合大学校紀要37号A, pp.99-108, 2008/03

    堀田忠義,寺崎弘倫, 汎化能力を持つ文字認識回路試作, 職業能力開発総合大学校紀要35号A, pp.57-63, 2006/03
  3. 学会発表・講演等
    堀田忠義,3Dエンジンを利用したCプログラミング教育用教材,第17回情報科学技術フォーラム講演論文集, pp.325-328, 2018

    高田慶太, 堀田忠義、秋葉将和,太陽光発電のための画像認識による雲の移動予測に関する研究,職業大フォーラム2017講演論文集(CDROM), 21-M-8, pp.1-2, 2017

    堀田忠義, 秋葉将和, 寺内美奈, 菅野恒雄,職業訓練向けLinuxデバイスドライバ開発教育用教材,第15回情報科学技術フォーラム講演論文集, pp.429-432, 2016

    秋葉将和, 堀田忠義, 寺内美奈, 菅野恒雄,教育向けμITRON仕様準拠OSの8ビットPICへの実装,第15回情報科学技術フォーラム講演論文集, pp.423-427, 2016

    堀田忠義,秋葉将和,寺内美奈, 3Dゲームエンジンを使用したCプログラミング教育, 職業大フォーラム講演論文集, pp.126-127, 2014

    T. Horita and I. Takanami and M. Akiba and M. Terauchi and T. Kanno, A GPGPU-based acceleration of fault-tolerant MLP learnings, Proc. IEEE 8th Int'l Symp. on Embedded Multicore/Many-core Systems-on-Chip, pp.245-252, 2014

    I. Takanami and T. Horita, A built-in circuit for self-repairing mesh-connected processor arrays by direct spare replacement, Pro. of IEEE Pacific Rim Int'l Symp. on Dependable Computing, pp.96-104, 2012
2)著書
3)受賞
情報処理学会東北支部奨励賞, 1996
情報処理学会東北支部奨励賞, 2000
4)特許(知的財産権)
5)開発教材
3Dゲームエンジンを利用したCプログラミング教材, 2014
6)資格
活動
1)学会活動
(社)電子情報通信学会 会員 1993-
電子情報通信学会 スマートインフォメディアシステム研究専門委員会 委員 2010-2016
2)職業能力開発
若年者ものづくり競技大会競技委員(「ITネットワークシステム管理」職種) 2011-
現在の研究・技術開発テーマ等
GPGPUを利用した耐故障化ニューラル学習の高速化
動機づけを考慮したプログラミング教材の開発と授業実践
メッセージ
受験生および学生の皆様へ:本校のカリキュラムは他大学とくらべてゆるくありませんが、それだけ身について社会に出たときに困りませんので、是非本気で本校の勉学を頑張って下さい。